نیک فایل

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

نیک فایل

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

مقاله: نرم افزار QUARTUS II

اختصاصی از نیک فایل مقاله: نرم افزار QUARTUS II دانلود با لینک مستقیم و پر سرعت .

مقاله: نرم افزار QUARTUS II


مقاله: نرم افزار QUARTUS II

مقاله کامل بعد از پرداخت وجه

لینک پرداخت و دانلود در "پایین مطلب"

فرمت فایل: word (قابل ویرایش و آماده پرینت)

تعداد صفحات: 8

 

فهرست:

مقدمه ای بر تکنولوژی fpgaو نرم افزار QUARTUS II

 

مقدمه ای بر تکنولوژی fpgaو نرم افزار QUARTUS II

شاید تاکنون فکر کرده باشید اگر یک طرح دیجیتالی داشته و این طرح دارای تعداد ریادی آی سی باشد چگونه طرح خود را پیاده کرده و به صورت یک برد بسازید.یا اینکه یک آی سی با امکاناتی به خصوص داشته باشید که نمونه اش در هیچ یک از آی سی های دیجیتالی دنیا موجود نباشد.

مثلا میخواهیم یکی از طرح های زیر را پیاده کنیم:

یک ساعت دیجیتالی با امکانات کامل 

یک تولید کننده پالسهای pwm برای یک اینورتر تک فاز یا سه فاز

تولید سیگنالهای همزمانی عمودی و افقی برای یک نمایشگر RGBیا LCD

ساختن یک اسیلوسکوپ دیجیتالی

ساختن یک تابلوی روان با LED

و.....
سری تراشه هایی به نامهای FPGA و CPLD تولید شده اند که دارای یک معماری خاص بوده به طوری که شما را قادر می سازد هر گونه طرح دیجیتالی خود را ابتدا با نرم افزار واسط طراحی کرده سپس طرح خود را در نرم افزار مربوطه شبیه سازی کرده و  به کمک پروگرامر مخصوص بر روی این آی سی خام به صورت سخت افزاری پیاده کنید.

حتی شما میتوانید تعداد پایه های مورد نیاز خود برای آی سی ٬محل قرار گرفتن این پایه ها در اطراف آی سی و نوع آن را  در نرم افزار مربوطه انتخاب کنید.

پس از طراحی میتوان بررسی کرد که چه زمان تاخیر بین تحریک ورودیها و تغییر وضغیت در خروجیها وجود داردو در صورت زیاد بودن این تاخیر یا موارد ایرادهای دیگر طرح را قبل از پروگرام کردن بهینه کرد. کار طراحی برنامه بر روی این نرم افزارهای واسط به دو روش انجام میشود:

1-روش گرافیکی:در این روش با استفاده از توابع از پیش طراحی شده که در واقع یک سری بلوک گرافیکی هستند طرح آماده میشود.

این توابع عبارتند از:


دانلود با لینک مستقیم


مقاله: نرم افزار QUARTUS II

آشنایی و کار با FIFO، استفاده در Vivado

اختصاصی از نیک فایل آشنایی و کار با FIFO، استفاده در Vivado دانلود با لینک مستقیم و پر سرعت .

آشنایی و کار با FIFO، استفاده در Vivado


آشنایی و کار با FIFO، استفاده در Vivado

کور فایفو یک LogiCORE  IP است (کور هایی که توسط خود شرکت xilinx تهیه و تست شده است و به­ صورت رایگان می­باشد و معمولاً قابلیت­های تنظیم زیادی به کاربر می­دهد ) . این کور یک صف حافظه به صورت   اولین-ورودی-اولین-خروجی است و برای کاربردهایی که نیاز به ذخیره­سازی و بازیابی دارند طراحی با بازده­ی بالا و سطح  بهینه  را ممکن ساخته است. این کور  یک راه حل بهینه سازی شده برای همه­ نوع پیکربندی فایفو را فراهم می­کند و یک عملکرد ماکزیمم بهینه شده تا 500 مگاهرتز را فراهم کرده در حالی که منابع مصرفی حداقل می­باشد . ساختار فایفو می­تواند  به‌وسیله‌ی کاربر ازجمله در طول ، عرض ، وضعیت پرچم­ها ، نوشتن و خواندن حافظه و نسبت ابعاد سفارشی‌سازی شود .

 


دانلود با لینک مستقیم


آشنایی و کار با FIFO، استفاده در Vivado

موفقیت در الکترونیک ، فایل ارائه همایش

اختصاصی از نیک فایل موفقیت در الکترونیک ، فایل ارائه همایش دانلود با لینک مستقیم و پر سرعت .

موفقیت در الکترونیک ، فایل ارائه همایش


موفقیت در الکترونیک ، فایل ارائه همایش

در این فایل که حدود 150 اسلاید و به صورت PDF است نکاتی برای موفقیت شغلی مهندسان برق بیان شده است که می تواند برای ایشان مفید واقع شود.


دانلود با لینک مستقیم


موفقیت در الکترونیک ، فایل ارائه همایش

یادگیری FPGA-VHDL با اسلایدهای کلاس ما

اختصاصی از نیک فایل یادگیری FPGA-VHDL با اسلایدهای کلاس ما دانلود با لینک مستقیم و پر سرعت .

یادگیری FPGA-VHDL با اسلایدهای کلاس ما


یادگیری FPGA-VHDL با اسلایدهای کلاس ما

در این فایل که PDF شده اسلایدهای کلاس FPGA-VHDL می باشد و چند سال تدریس و تکمیل شده است

محتوای ذیل وجود دارد

مرور کلی بر FPGA و مراحل کلی کار از نوشتن کد تا ریخته شدن بر روی FPGA
کار با مجموعه ابزارهای ISE (ساخت پروژه جدید، کار با chipscope، ISIM، Planahead، IMPACT و ... )
مباحث مربوط به کدنویسی و ساختار زبان VHDL
بررسی دیتاشیت اسپارتان 3
آشنایی با معماری و قابلیتهای Spartan3
نکات مربوط به طراحی برد FPGA
قیود زمانی اصطلاحات تعاریف و مباحث timing و ...

دانلود با لینک مستقیم


یادگیری FPGA-VHDL با اسلایدهای کلاس ما

مقاله FPGA & CPLD زبان برنامه نویسی VHDL

اختصاصی از نیک فایل مقاله FPGA & CPLD زبان برنامه نویسی VHDL دانلود با لینک مستقیم و پر سرعت .

مقاله FPGA & CPLD زبان برنامه نویسی VHDL


مقاله FPGA & CPLD زبان برنامه نویسی VHDL

فرمت فایل: word

تعداد صفحه:40

مقدمه ای درباره FPGA & CPLD

تکنولوژی تراشه‌های قابل برنامه ریزی

تقسیم بندی PLDها

 انواع تراشه‌های قابل برنامه ریزی

ساختار FPGA

بلوکهای FPGA

شرکتهای سازنده FPGA

روش برنامه ریزی  JTAG8

تراشه ‌های قابل برنامه ریزیAltera

VHDL

انواع تأخیر در VHDL

اپراتورهای VHDL

مفاهیم بنیادی در زبان VHDL

ضمائم

مقدمه ای درباره FPGA & CPLD
برای آنکه بتوان بخش بزرگی از یک طرح را داخل یک تراشه منتقل نمود و از زمان و هزینه مونتاژ و راه‌اندازی و نگهداری طرح کاست، ساخت تراشه‌های قابل برنامه ریزی مطرح شد از جمله مزایای استفاده از تراشه‌های قابل برنامه ریزی در طراحی پروژه‌ها عبارتند از :

  • کاهش ابعاد و حجم
  • کاهش زمان و هزینه طرح
  • افزایش اطمینان از سیستم
  • حفاظت از طرح
  • حفاظت در برابر نویز و اغتشاش

FPGA ها ابزار سخت افزاری قابل برنامه ریزی ارزان قیمت را جایگزین کاربردهای فعلی کنترلرهای داخلی (Embedded Controllers) نموده‌اند. به همین دلیل بازار آنها رشد گسترده‌ای داشته است. علاوه بر این به جهت ارائه راه حل‌های مناسب برای IC های سفارشی با عملکرد بالا موفقیت زیادی به دست آورده‌اند. در واقع به نظر می‌رسد که FPGAها با توجه به ارزان بودن، نسل فعلی تراشه‌های ASIC را از رده خارج کنند. همین مزیت هزینه و عملکرد توجه زیادی را درحوزه تحقیقات به خود معطوف کرده است.

ویژگی‌ استفاده از قطعات منطقی قابل برنامه ریزی (PLD)  و FPGA، ارزان بودن قیمت و سرعت ورود آنها به بازار است.

قطعات ASIC، هزینه‌های توسعه مهندسی غیر قابل برگشت بالاتری   دارند و در نتیجه اغلب، قیمت این محصولات بالاتر است، اما اساساً کارایی بالاتری دارند. این شیوه‌های مختلف طراحی محیطهایی را با مجموعه‌ای از متدولوژی و ابزاهای مختلف CAD پدید می‌آورند.

در طول یک دهه گذشته، انواع مختلفی از سخت افزارهای قابل برنامه ‌ریزی به سرعت پیشرفت کرده‌اند. این قطعات نام‌های مختلفی دارند مثل سخت افزار قابل آرایش مجدد، سخت افزار قابل آرایش، سخت افزار قابل برنامه ریزی مجدد.


دانلود با لینک مستقیم


مقاله FPGA & CPLD زبان برنامه نویسی VHDL